[技術(shù)前沿]臺(tái)積電1nm進(jìn)展曝光
根據(jù)臺(tái)灣媒體的最新消息,臺(tái)積電1nm制程將落腳嘉義科學(xué)園區(qū),臺(tái)積電已向相關(guān)管理局提出100公頃用地需求,其中40公頃將先設(shè)立先進(jìn)封裝廠,后續(xù)的60公頃將作為1nm建廠用地。
對(duì)于這一傳聞,臺(tái)積電表示,選擇設(shè)廠地點(diǎn)有諸多考量因素,臺(tái)積電以中國(guó)臺(tái)灣地區(qū)作為主要基地,不排除任何可能性,也持續(xù)與管理局合作評(píng)估合適的半導(dǎo)體建廠用地。
產(chǎn)業(yè)人士預(yù)估,臺(tái)積電1nm的投資可能超過萬億新臺(tái)幣的級(jí)別。
1nm的技術(shù)難度極高,可能已經(jīng)是極限
1nm被很多人定義為芯片制造工藝的極限,主要原因是,1nm確實(shí)已經(jīng)逼近晶體管制造的物理極限,將會(huì)衍生出很多技術(shù)難題。
當(dāng)前,先進(jìn)制程的主要工藝結(jié)構(gòu)是FinFET (鰭式場(chǎng)效應(yīng)晶體管) ,又稱3D晶體管。FinFET使用Gate對(duì)Fin的包圍實(shí)現(xiàn)等效W值的增加,可以更有效地控制溝道區(qū)域,進(jìn)而更好地控制電流流動(dòng),減少漏電流,并能夠有效抑制短溝道效應(yīng),提高了設(shè)備的性能和能效。
FinFET結(jié)構(gòu)由襯底上的硅體薄(垂直)翅片組成,柵級(jí)圍繞通道給予了良好的通道三面控制。從22nm芯片不斷用到5nm,F(xiàn)inFET都是首選結(jié)構(gòu)。不過,到了3nm工藝后,靜態(tài)電流泄漏問題變得越來越嚴(yán)重——在3nm工藝?yán)?,F(xiàn)inFET對(duì)電流的控制能力急劇下降,同時(shí)漏電流也在升高。
臺(tái)積電計(jì)劃在2nm工藝?yán)镩_始使用第三代工藝結(jié)構(gòu)——GAA-FET(環(huán)繞式柵極場(chǎng)效晶體管),三星在3nm工藝?yán)镆呀?jīng)開始使用這種結(jié)構(gòu)。GAA-FET順利獲得四面環(huán)繞 Channel,實(shí)現(xiàn)對(duì)Channel 更強(qiáng)的控制,進(jìn)一步減小短溝效應(yīng)的影響。
圖源:三星半導(dǎo)體
根據(jù)三星半導(dǎo)體的介紹,GAA結(jié)構(gòu)有線型(Wire)和片型(Sheet)兩種形態(tài)。Nanowire GAA 必須堆疊多層Wire以加寬總溝道寬度,這使得工藝變得更加復(fù)雜。為分析決這個(gè)問題,三星半導(dǎo)體沒有選擇線型(Wire),而是采取了寬度更寬的片型(Sheet)形態(tài)的GAA,也就是MBCFET。
圖源:三星半導(dǎo)體
根據(jù)臺(tái)媒的報(bào)道,臺(tái)積電也已經(jīng)正式順利實(shí)現(xiàn)GAA技術(shù)2nm制程。從工藝進(jìn)度來說,2nm之后并不是馬上迎來1nm,而是1.4nm,現(xiàn)在的叫法可能是14A,之后就是1nm。臺(tái)積電此前透露,該公司已經(jīng)于2022年開始組建1.4nm的團(tuán)隊(duì),因此現(xiàn)在啟動(dòng)1nm研發(fā)也不意外。
在1nm量產(chǎn)中,預(yù)計(jì)三星和臺(tái)積電可能還會(huì)使用GAA-FET,不過可能會(huì)是GAA-FET的進(jìn)一步演化版,IEDM會(huì)議上曾提到過,其中一個(gè)演化架構(gòu)是Forksheet架構(gòu)。英特爾則認(rèn)為,可以使用堆疊式CFET場(chǎng)效應(yīng)管架構(gòu),這也是一種GAA-FET的改進(jìn)結(jié)果,屬于堆疊式的GAA-FET,將n型和p型MOS元件堆疊在一起。
不過即便是有結(jié)構(gòu)改進(jìn),1nm還是需要面臨很多挑戰(zhàn),比如更加突出的量子隧穿現(xiàn)象。該現(xiàn)象指出,當(dāng)芯片制造工藝來到1nm時(shí),電子會(huì)發(fā)生量子隧穿現(xiàn)象,這會(huì)導(dǎo)致晶體管的性能受到限制。量子隧穿實(shí)際上就是不受控制的漏電,造成不可控的發(fā)熱。
為了讓漏電可控,材料創(chuàng)新和結(jié)構(gòu)創(chuàng)新一樣重要,為了實(shí)現(xiàn)1nm制程,業(yè)界很早就開始研發(fā)新材料以應(yīng)對(duì)新挑戰(zhàn)?,F(xiàn)在產(chǎn)業(yè)界已經(jīng)證明,使用非硅材料可以實(shí)現(xiàn)1nm制程。2019年,IMEC就提出,2D材料可實(shí)現(xiàn)1nm以下的工藝節(jié)點(diǎn)。當(dāng)時(shí)所采用的材料是二硫化鉬(MoS2) 。二硫化鉬一個(gè)重要的特性是可以以穩(wěn)定的形式生長(zhǎng),厚度僅為一個(gè)原子,且在該尺度上具有原子精度。
臺(tái)積電同樣在進(jìn)行2D材料的探索,臺(tái)積電和麻省理工學(xué)院、南洋理工大學(xué)曾聯(lián)合發(fā)表了一篇論文,描述單層材料如何受到金屬導(dǎo)電間隙的影響。論文指出,順利獲得使用金屬鉍和一些半導(dǎo)體單層過渡金屬二硫族化物,可以實(shí)現(xiàn)更小的晶體管,這些2D材料包括二硫化鉬(MoS2)、二硫化鎢(WS2)和二硒化鎢(WSe2)。
很多業(yè)者認(rèn)為,1nm量產(chǎn)面臨多方面的問題,很可能已經(jīng)是芯片制造工藝的極限。
1nm芯片非常昂貴,光刻機(jī)就超過4億美元
除了技術(shù)和材料方面的挑戰(zhàn)之外,晶圓代工廠想要量產(chǎn)1nm,也需要承擔(dān)成本和客戶方面的風(fēng)險(xiǎn),因?yàn)?nm工藝確實(shí)是太貴了。
有分析報(bào)告指出,想要制造1nm芯片,現(xiàn)有的光刻機(jī)都不能滿足需求。全球光刻機(jī)龍頭企業(yè)ASML預(yù)計(jì),將會(huì)在2025年,也就是2nm量產(chǎn)之后再更新一代光刻機(jī),基于High NA技術(shù),將NA指標(biāo)從當(dāng)前的0.33提升到0.55,進(jìn)一步提升光刻分辨率。這個(gè)下一代光刻機(jī)將主要用于1.4nm工藝的量產(chǎn),售價(jià)是非常昂貴的,將達(dá)到4億美元,是現(xiàn)有光刻機(jī)價(jià)格的2.8倍。
然而,這可能還不是極限。ASML表示,這款0.55NA數(shù)值孔徑的EUV光刻機(jī)應(yīng)該能夠支撐至少1.4納米芯片的制造,但對(duì)于1納米芯片而言,現(xiàn)在尚無確切明確的方案。那么, ■十大网投正规信誉官网■十大网投靠谱平台 也可以理解為,如果再需要給1nm重新設(shè)計(jì)光刻機(jī),價(jià)格可能會(huì)更高。然而,就現(xiàn)在這個(gè)1.5億美元的光刻機(jī),以及工藝成本,已經(jīng)讓臺(tái)積電有點(diǎn)吃不消了。回看臺(tái)積電從2022年第四季度到2023年第二季度的毛利率,從62.2%下降到了54.1%。就這樣,也就只有蘋果公司用得起。據(jù)悉,臺(tái)積電3nm工藝每片晶圓的價(jià)格大概是2萬美元,5nm時(shí)是1.6萬美元。臺(tái)媒指出,蘋果作為唯一的3nm用戶,擁有很強(qiáng)的議價(jià)能力,將3nm成本壓到一個(gè)很低的水平,進(jìn)而導(dǎo)致臺(tái)積電毛利率承壓。而反觀高通,本來可以借助3nm進(jìn)一步拉近和蘋果A系列的性能差距,不過由于價(jià)格太高,最終選擇了三星的工藝。
3nm都是如此了,很難想象,下面要經(jīng)過2nm、1.4nm之后才能到1nm,屆時(shí)1nm的成本會(huì)達(dá)到一個(gè)怎樣的程度。
雖然1nm可能面臨無人用得起的情況,不過產(chǎn)業(yè)界對(duì)于量產(chǎn)1nm依然是趨之若鶩。先不說已經(jīng)展開軍備競(jìng)賽的臺(tái)積電和三星,英特爾對(duì)量產(chǎn)1nm也是信心滿滿,和臺(tái)積電一樣,甚至是比臺(tái)積電更早,英特爾也有自己的1萬億個(gè)晶體管的芯片封裝路線,在這個(gè)路線下,也包含1nm制造工藝。
根據(jù)此前的報(bào)道,日本芯片制造商Rapidus與東京大學(xué)聯(lián)手法國(guó)半導(dǎo)體研究組織Leti,也在共同開發(fā)1nm芯片。另外,IBM和IMEC也在致力于量產(chǎn)1nm。
當(dāng)然,也有人質(zhì)疑1nm的存在合理性。根據(jù)預(yù)期數(shù)據(jù),1nm芯片相比于現(xiàn)有的5nm芯片,其性能可能提升20%至30%,而功耗可能降低25%至40%。不到50%的能效提升,卻需要為此支付數(shù)倍,甚至是數(shù)十倍的成本,終端市場(chǎng)可能很難接受這樣的芯片。
不過,贊同的人認(rèn)為,1nm可能會(huì)順利獲得材料創(chuàng)新等開啟芯片制造的新模式, ■十大网投正规信誉官网■十大网投靠谱平台 無法用今天的眼光去定義未來的科技創(chuàng)新,就像 ■十大网投正规信誉官网■十大网投靠谱平台 當(dāng)年從微米時(shí)代進(jìn)入納米時(shí)代,以及40nm進(jìn)入28nm一樣,1nm技術(shù)的高成本和復(fù)雜性也可能導(dǎo)致半導(dǎo)體行業(yè)的進(jìn)一步集中,但同時(shí)也會(huì)出現(xiàn)更新的高性能運(yùn)算應(yīng)用來啟用1nm工藝。
結(jié)語
摩爾定律是一個(gè)經(jīng)濟(jì)定律,雖然放緩了,不過還遠(yuǎn)遠(yuǎn)沒有到消亡的時(shí)刻。按照臺(tái)積電等廠商的計(jì)劃,預(yù)計(jì)將會(huì)在2026年量產(chǎn)1.4nm工藝,然后在2028年1nm將正式量產(chǎn)。不過,從現(xiàn)在的情況來看,延期是大概率事件。
1nm已經(jīng)突破了硅材料的極限,因此除了需要更先進(jìn)的光刻機(jī)等設(shè)備之外,材料創(chuàng)新也是一大重點(diǎn),在此過程中,產(chǎn)業(yè)界可能會(huì)摸索到一條嶄新的工藝迭代路徑,將先進(jìn)工藝水平繼續(xù)向下推進(jìn)。站在現(xiàn)在的節(jié)點(diǎn)說,1nm太貴完全沒有必要,還為時(shí)過早。